Wafer 2

반도체 Layout

-. 특정 기능을 수행하는 회로를 칩으로 제작할 수 있게 물리적으로 패턴으로 구현한 것 -. 반도체 설계 과정 중 하나 ① 회로설계 ② 레이아웃설계 -. 설계가 완료된 회로는 칩으로 만들기 위해 일정한 규칙을 갖는 물리적 패턴으로 변환시켜 주어야 하는 과정을 레이아웃 설계 또는 마스크 패턴(Pattern) 설계라고 함 ① 패턴은 마스크로 제작 되어짐 ② 실리콘 웨이퍼 위에 패턴을 형성하는 매개체 역할을 하게 됨-. 회로 설계된 결과를 실제 Wafer상에 구현하기 위한 Mask Data를 형상화 하는 작업 -. 회로 설계 관련 Spec을 이용하여 구현하고자 하는 논리 설계 및 회로 설계를 마친 이후, 회로와 동일한 전기적 접속 관계를 만족하는 Pattern 설계를 수행하는 것을 말함 -. Layout에는 ..

Wafer 제조공정

Wafer란? -. 반도체 집적 회로의 원재료로 사용되는 실리콘 단결정으로 된 원파 모양의 얇은 기판 -. 빛을 쬐거나 불순물 가스를 확산시키는 가공법 -. 트랜지스터, 저항, 콘덴서 등의 부품을 만들고 회로를 구성 Wafer 제조공정이란? -. 모래에서 추출된 실리콘으로부터 고순도 단결정 실리콘 Wafer를 만들어 내는 과정 -. 3인치, 4~5인치, 6인치, 8인치, 12인치까지 Wafer의 구경이 증가하는 추세 -. Wafer당 생산되는 IC칩 수를 증가시킬 수 있으므로, 제조비용을 줄일 수 있음 -. 실리콘 원석 → 결정 성장로 → 석영도가니 → 결정 성장 → 정봉(Ingot) → 결합 시험 → Ingot절단 → 테두리 연마 → Wafer 평탄화 → Wafer 식각 → Wafer 세정 → Wafe..