반도체(Semiconductor)

반도체 Layout

깡또아빠 2014. 2. 12. 21:42

-. 특정 기능을 수행하는 회로를 칩으로 제작할 수 있게 물리적으로 패턴으로 구현한 것

-. 반도체 설계 과정 중 하나
   ① 회로설계
   ② 레이아웃설계
-. 설계가 완료된 회로는 칩으로 만들기 위해 일정한 규칙을 갖는 물리적 패턴으로 변환시켜 주어야 하는 과정을 레이아웃 설계 또는 마스크 패턴(Pattern) 설계라고 함
   ① 패턴은 마스크로 제작 되어짐
   ② 실리콘 웨이퍼 위에 패턴을 형성하는 매개체 역할을 하게 됨
-. 회로 설계된 결과를 실제 Wafer상에 구현하기 위한 Mask Data를 형상화 하는 작업
-. 회로 설계 관련 Spec을 이용하여 구현하고자 하는 논리 설계 및 회로 설계를 마친 이후, 회로와 동일한 전기적 접속 관계를 만족하는 Pattern 설계를 수행하는 것을 말함
-. Layout에는 Full-Custom(Cell, Block, I/O,...Shrink, Analog)인 Manual Layout 설계방식과
   Auto Layout 설계 방식이 있음



-. Normal Flow (Block, Full Chip Layout에 적용)
※ DRC검증 Rule을 Normal Design Rule 사용
① Pre-Meeting
② 1st sign-off
③ Feasibility Study ※ 상황에 따라 생략 가능
④ Layout Start
⑤ Customer Review & Layout Fix
⑥ Verification
⑦ Post-Layout Simulation
⑧ DB 전달
⑨ 최종 Sign-off
⑩ Layout 종료

-. Standard Primitive Cell 제작 Flow (for P&R<D/K> STD-Prim Layout에 적용)
※ Standard Primitive는 해당 공정의 Design Kit로 사용되며 Full Chip P&R시 사용
※ Verification 단계가 2단계로 구성. DRC검증 Rule을 Special Design Rule 사용
① Pre-Meeting
② 1st sign-off
③ Feasibility Study ※ 상황에 따라 생략 가능
④ Layout Start
⑤ Customer Review & Layout Fix
⑥ 1st Verification w.i Via1 Cell
⑦ 1st Post-Sim w.i Via1 Cell
⑧ Customer Review w.o Via1 Cell
⑨ Final Verification w.o Via1 Cell
⑩ 2nd Post-Sim w.o Via1 Cell
⑪ DB 전달
⑫ 최종 Sign-off
⑬ Layout 종료

-. Standard IO Cell 제작 Flow (for P&R<D/K> STD-IO Layout에 적용)
※ DRC검증 Rule을 Special Design Rule 사용
① Pre-Meeting
② 1st sign-off
③ Feasibility Study ※ 상황에 따라 생략 가능
④ Layout Start
⑤ Customer Review & Layout Fix
⑥ Verification
⑦ Post-Layout Simulation
⑧ DB 전달
⑨ 최종 Sign-off
⑩ Layout 종료

-. Layout Design 사전준비
① System Library Set up for Layout Design
    * Design Directory 생성, ... 등 
② 공정 자료집 입수
    * Design Rule Spec
    * E/R Spec 입수
    * Layout Guide 및 주의사항, ... 등
③ 회로도 & Netlist 입수
④ 검증 (LVS, DRC, Antenna, LPE, ... 등) Rule 입수
⑤ Layout GRID 설정
⑥ 입수된 회로도를 이용한 Floor Plan (가배치 포함)
⑦ Estimate Layout TAT (Turn-Around Time) 산출

-. Layout Design 세부설계 진행방향
① 기본 소자 (저항, CAP, INDUCTOR, TR 등) 구조 이해
② Block Layout 진행 시 회로도와 Layout간의 Matching
③ 저항, CAP의 matching
④ Transistor의 matching
⑤ 공정 편차에 따른 Layout Methodology 고려
⑥ 수율 향상을 고려한 Layout Design
⑦ Latch up 및 Noise를 고려한 Layout
⑧ Block Guardring

'반도체(Semiconductor)' 카테고리의 다른 글

레고로 보는 반도체 생산 공정 (8대 공정)  (0) 2021.03.11
반도체의 장비  (0) 2014.02.12
반도체 산업 분야  (1) 2014.02.12
Chip Floor Plan  (0) 2014.02.09
Layout Design Check List  (0) 2014.02.09